- 主题:内存池的概念好热啊
HPE家的Gen-Z并进CXL了
最近Facebook(Meta)又在给Linux打补丁(TPP)
优化调度管理本地内存和通过pci-e/cxl连接的内存池
--
FROM 116.233.89.*
内存池是方向,他可以增加计算密度,减少交换机间的数据迁移,尤其在数据库方面
由于延迟变大,CPU倾向更多小核(或者超线程),而不是强调单核性能。
当发现缓存缺失的时候,单核CPU内部可以使用协程调度,采用prefetch代替原有的内存指令,切换协上下文(<8ns),掩盖内存访问的延迟,增加单核性能。
--
修改:MaLing FROM 112.95.161.*
FROM 113.98.58.*
我们在做这个的芯片,之前还想驱动怎么搞,结果还真有人搞
【 在 MaLing 的大作中提到: 】
: 内存池是方向,他可以增加计算密度,减少交换机间的数据迁移,尤其在数据库方面
: 由于延迟变大,CPU倾向更多小核(或者超线程),而不是强调单核性能。
: 当发现缓存缺失的时候,单核CPU内部可以使用协程调度,采用prefetch代替原有的内存指令,切换协上下文(<8ns),掩盖内存访问的延迟,增加单核性能。
: ...................
--
FROM 218.79.238.*
你们在做用协程,并且碰到L2缓存缺失自动切换的CPU?
【 在 rockyzhang 的大作中提到: 】
: 我们在做这个的芯片,之前还想驱动怎么搞,结果还真有人搞
--
FROM 113.98.58.*
CXL Memory I/F Chip
【 在 MaLing 的大作中提到: 】
: 你们在做用协程,并且碰到L2缓存缺失自动切换的CPU?
--
FROM 218.79.238.*
赞,建议把网卡也做进去,网卡到CPU的延迟可以缩短在150ns以内, 不知道solar flare是否也在做?
--
FROM 112.95.161.*
接下来就该是适配软件了
内存显式分层,免除数据搬运
好多设计思路要改了
【 在 MaLing 的大作中提到: 】
: 内存池是方向,他可以增加计算密度,减少交换机间的数据迁移,尤其在数据库方面
: 由于延迟变大,CPU倾向更多小核(或者超线程),而不是强调单核性能。
: 当发现缓存缺失的时候,单核CPU内部可以使用协程调度,采用prefetch代替原有的内存指令,切换协上下文(<8ns),掩盖内存访问的延迟,增加单核性能。
: ...................
--
FROM 116.233.89.*
intel 不久就会把大核换小核,再次提升超线程个数,单一提升单核可并发的非内存的指令缺少实际需求
- 来自 水木社区APP v3.5.5
【 在 oldwatch 的大作中提到: 】
: 接下来就该是适配软件了
:
: 内存显式分层,免除数据搬运
:
: 好多设计思路要改了
--
FROM 112.95.220.*
你做好后,也许我再把数据库的性能提升一下:D
- 来自 水木社区APP v3.5.5
【 在 rockyzhang 的大作中提到: 】
: CXL Memory I/F Chip
--
FROM 112.95.220.*