嗯,允许处理器实现采取变长vector length ,代码不变。
这个看起来很美,实际性能还是有差别。对比同128 bit的neon和sve
neon,sve,sve2 ,sme(streaming sve mode),sme2。记得arm也有guide,写sve vector 固定长度的优化代码。
估计龙芯里面没有专门研究ISA演进的团队,或者技术积累?
【 在 BigCarrot (大萝卜1号) 的大作中提到: 】
: RISC-V的向量指令抄的ARM SVE
:
: 【 在 quene 的大作中提到: 】
: : 很多关心龙芯发展的人都知道龙芯在大约两年前推出了LoongArch 架构,本该彻底地而实际上不彻底地跟MIPS分手了。本来这是一件大好事,MIPS本来就日落西山,到现在基本被大家都抛弃了,还在中美贸易战后通过芯联芯不断挑事。既然推出LoongArch架构,吸收了诸如RISC-V等的优点,
--
FROM 114.92.189.*