- 主题:SGMII链路中的AC耦合电容摆放位置
如题!
目前是有2个板子,其上分别有fpga,fpga的gtx口出sgmii千兆以太网链路,通过高速连接器互联了。
通常高速差分链路的AC耦合电容放在靠近接收端位置,如果在同一个板内的话没啥疑惑的直接靠近接收端fpga管脚摆放了。
但是对于通过连接器互联的模式,是靠近fpga管脚还是摆放在连接器边上呢???
有点小纠结,想请教下各位有类似设计经历的么?是咋处理的呢。
fpga的gtx到连接器走线大概4000mil。 多谢指教
--
FROM 124.64.18.*
这种东西莫衷一是,比如pcie,sata什么的协议有规定靠近发射侧方还是接收侧方,主要是为了限制主板厂家方还是板卡厂家方。对于在板的应用,其实没那么玄乎,放在哪里仿真和实测结果都差不多,没有到会决定你板子成败的地步。
板卡上,比如pcie板卡,绝大部分厂家靠近金手指连接器放。
【 在 meitianhappy 的大作中提到: 】
: 如题!
: 目前是有2个板子,其上分别有fpga,fpga的gtx口出sgmii千兆以太网链路,通过高速连接器互联了。
: 通常高速差分链路的AC耦合电容放在靠近接收端位置,如果在同一个板内的话没啥疑惑的直接靠近接收端fpga管脚摆放了。
: ...................
--
修改:HxSailor FROM 222.64.10.*
FROM 222.64.10.*
“通常高速差分链路的AC耦合电容放在靠近接收端“
好像没有这个说法吧。放在发送端的居多。
不放心的话,就serdes好了。
【 在 meitianhappy (天天都开心) 的大作中提到: 】
: 如题!
: 目前是有2个板子,其上分别有fpga,fpga的gtx口出sgmii千兆以太网链路,通过高速连接器互联了。
: 通常高速差分链路的AC耦合电容放在靠近接收端位置,如果在同一个板内的话没啥疑惑的直接靠近接收端fpga管脚摆放了。
: ...................
--
FROM 120.245.132.*
看过的design guide一般是推荐放在发送端靠近连接器的位置
【 在 meitianhappy (天天都开心) 的大作中提到: 】
: 如题!
: 目前是有2个板子,其上分别有fpga,fpga的gtx口出sgmii千兆以太网链路,通过高速连接器互联了。
: 通常高速差分链路的AC耦合电容放在靠近接收端位置,如果在同一个板内的话没啥疑惑的直接靠近接收端fpga管脚摆放了。
: ...................
--
FROM 124.126.224.*
看过一个文章
说是仿真结果来看放在发送端和接收端区别不大
都比放在中间强
【 在 jiu (我喜欢喝醉了那种感觉。) 的大作中提到: 】
: “通常高速差分链路的AC耦合电容放在靠近接收端“
: 好像没有这个说法吧。放在发送端的居多。
: 不放心的话,就serdes好了。
: ...................
--
FROM 124.126.224.*
1.25G的SGMII,速度不高,没那么多讲究,随便摆
--
修改:icfpga FROM 171.83.8.*
FROM 171.83.8.*
【 在 icfpga 的大作中提到: 】
: 1.25G的SGMII,速度不高,没那么多讲究,随便摆
3.25g的xaui呢?
--
FROM 114.252.38.*
问题也不大,取决于器件的IO性能,我在四层板上内存也稳定跑3.2G
【 在 happysoul 的大作中提到: 】
:
: 3.25g的xaui呢?
--
FROM 171.83.8.*
内存颗粒吗
X家的内存接口速度还是可以的
只是内部逻辑的Timing不好弄
【 在 icfpga 的大作中提到: 】
: 问题也不大,取决于器件的IO性能,我在四层板上内存也稳定跑3.2G
--
FROM 112.87.211.*