- 主题:哪位调试过LTC6803G-1电路
望能帮解决个问题。
第一级(bottom)和第二级之间的SPI总线断开时,第二级的Vreg正常输出+5V;
第一级(bottom)和第二级之间的SPI总线连接时,第二级的Vreg正常输出-0.4V.
其他级都正常
--
FROM 124.65.50.*
-0.4V相对的本级的地还是第一级的地?
第一级CSBO/SDOI/SCKO那几个PIN是啥状态?
BTW:有点好奇为啥用6803这颗料;看起来就感觉这颗料的daisy chain比6804/6813的i
soSPI不靠谱很多的说;
【 在 RENTI (人之患在好为人师) 的大作中提到: 】
: 望能帮解决个问题。
: 第一级(bottom)和第二级之间的SPI总线断开时,第二级的Vreg正常输出+5V;
: 第一级(bottom)和第二级之间的SPI总线连接时,第二级的Vreg正常输出-0.4V.
: ...................
--
FROM 171.88.143.*
-0.4V,是第二级的Vreg相对第二级的V-.
第一级CSBO/SDOI/SCKO 对第一级的V-, 电压均接近第一级的V+。
(12个cell都是用的约1.6V的蓄电池,故V+接近19.6V, CSBO/SDOI/SCKO这三个PIN约18.3V)
谢谢!
【 在 ericking0 的大作中提到: 】
: -0.4V相对的本级的地还是第一级的地?
: 第一级CSBO/SDOI/SCKO那几个PIN是啥状态?
: BTW:有点好奇为啥用6803这颗料;看起来就感觉这颗料的daisy chain比6804/6813的i
: ...................
--
FROM 124.65.50.*
反正只有菊链这几个PIN上下互联的呗;
VREG理论上只会是这几个PIN拉垮的,
6803这种电流模式的菊链,上下都是电流源限流的;
如果有大电流,要不是VREG电流能力不足,要不是菊链那几个PIN有类似BV后的低阻路径
;
debug起来感觉应该不麻烦,无非就是VREG抽电流,看看能不能像ds上面那样出8mA也能
hold住;或者VREG给个高点的电压bypass内部regulator看看抽了多少电流出去;
另外听你描述两块片子感觉没在一块板上,菊链那几根线随便插插拔拔试试看呗;
【 在 RENTI (人之患在好为人师) 的大作中提到: 】
: -0.4V,是第二级的Vreg相对第二级的V-.
: 第一级CSBO/SDOI/SCKO 对第一级的V-, 电压均接近第一级的V+。
: (12个cell都是用的约1.6V的蓄电池,故V+接近19.6V, CSBO/SDOI/SCKO这三个PIN约18.3V)
: ...................
--
FROM 171.88.142.*