水木社区手机版
首页
|版面-电路设计与调试(Circuit)|
新版wap站已上线
返回
1/1
|
转到
主题:影响全差分运放电路共模抑制比的关键因素
10楼
|
ericking0
|
2021-09-08 19:22:12
|
展开
有的IC公司有用IC方式做的电阻阵列;
金属薄膜电阻,local matching,激光修调什么的,0.1%应该问题不大;
【 在 ztg (迷迷糊糊) 的大作中提到: 】
: 全差分运放有两条反馈臂,这两条臂的反馈电阻网络的匹配是个难题。
: 要达到60dB的CMRR,反馈电阻的精度要达到千分之一,
: 要达到80dB的CMRR,反馈电阻的精度要达到万分之一,
: ...................
--
FROM 182.149.202.*
1/1
|
转到
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版