水木社区手机版
首页
|版面-电路设计与调试(Circuit)|
新版wap站已上线
返回
1/1
|
转到
主题:惠斯通电桥的采样电路,如果用两个比如STM32的单端ADC进行构建
楼主
|
elechen
|
2022-07-28 17:50:50
|
展开
惠斯通电桥的采样电路,如果用两个比如STM32的单端ADC进行构建,效果会如何呢?
比如图中的Vin+和Vin-用两个单端AD 输入来实现,然后再数字域自己相减, 效果会如何呢?
有没有人试过?
--
FROM 101.229.125.*
2楼
|
elechen
|
2022-07-29 07:20:00
|
展开
能恶化多少?16位的当10位用可以吗?
【 在 xgliu980701 的大作中提到: 】
: 精度低、温漂大、失调大,易受干扰
--
FROM 101.229.125.*
5楼
|
elechen
|
2022-07-30 21:42:37
|
展开
你对这个说法我完全认同,但是也是最近才发现adi很多差分adc的典型应用图中都是电桥直接连到adc去了,根本不做仪表放大器放大。而且很多adc的pga就两级可调。不知何故。比如ad77xx系列很多规格书上典型应用都一样。
【 在 Rome888 的大作中提到: 】
: 原理可以,二楼基本把缺点都说了
: 还有个问题,电桥输出的电压很小,一般都要仪放差分放大后再采集
: 直接接16位adc,不放大的话基本没精度了,完全不可用
: ...................
--
FROM 27.149.45.*
6楼
|
elechen
|
2022-07-30 21:44:31
|
展开
想节约一点调理电路的空间。原因就这么简单。
【 在 xgliu980701 的大作中提到: 】
: 10bit精度是mV级,时序稍微注意一下,确保采样同步(独立ADC或者带有采保),肯定能达到这个指标。不过弄个差分放大器最好是仪表放大器处理成一路送给ADC不更简单吗
--
FROM 27.149.45.*
1/1
|
转到
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版