水木社区手机版
首页
|版面-电路设计与调试(Circuit)|
新版wap站已上线
返回
1/1
|
转到
主题:惠斯通电桥的采样电路,如果用两个比如STM32的单端ADC进行构建
1楼
|
xgliu980701
|
2022-07-28 23:26:13
|
展开
精度低、温漂大、失调大,易受干扰
【 在 elechen 的大作中提到: 】
: 惠斯通电桥的采样电路,如果用两个比如STM32的单端ADC进行构建,效果会如何呢?
: 比如图中的Vin+和Vin-用两个单端AD 输入来实现,然后再数字域自己相减, 效果会如何呢?
: 有没有人试过?
: ...................
--
修改:xgliu980701 FROM 59.109.147.*
FROM 59.109.147.*
3楼
|
xgliu980701
|
2022-07-29 18:55:32
|
展开
10bit精度是mV级,时序稍微注意一下,确保采样同步(独立ADC或者带有采保),肯定能达到这个指标。不过弄个差分放大器最好是仪表放大器处理成一路送给ADC不更简单吗
【 在 elechen 的大作中提到: 】
: 能恶化多少?16位的当10位用可以吗?
--
FROM 114.253.255.*
1/1
|
转到
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版