- 主题:PCB上两根线
做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 220.196.193.*
差分 100 单端 50,那就是没有耦合
【 在 nlgdczm 的大作中提到: 】
做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 59.66.124.*
看起来两根线离得比较近,不满足3W原则啊!
这东西有个量化评估的办法吗?
【 在 doser 的大作中提到: 】
: 差分 100 单端 50,那就是没有耦合
: 做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 220.196.193.*
现在的不少PCB软件可以直接仿真实际布局走线的串扰吧?mentor可以,AD没用过。不少核心板的IO引出时,都是走差分,可以用做单端。实际使用时,点对点传输串连端接的话几十兆没问题。
【 在 nlgdczm 的大作中提到: 】
: 看起来两根线离得比较近,不满足3W原则啊!
: 这东西有个量化评估的办法吗?
--
FROM 59.109.145.*
有啊,任何仿真软件都可以
【 在 nlgdczm 的大作中提到: 】
看起来两根线离得比较近,不满足3W原则啊!
这东西有个量化评估的办法吗?
【 在 doser 的大作中提到: 】
: 差分 100 单端 50,那就是没有耦合
: 做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 59.66.124.*
那要跑IO能支持的最大的200M呢。。。
【 在 xgliu980701 的大作中提到: 】
: 现在的不少PCB软件可以直接仿真实际布局走线的串扰吧?mentor可以,AD没用过。不少核心板的IO引出时,都是走差分,可以用做单端。实际使用时,点对点传输串连端接的话几十兆没问题。
--
FROM 220.196.192.*
他说的是串扰
【 在 doser 的大作中提到: 】
: 差分 100 单端 50,那就是没有耦合
: 做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 101.229.127.*
fpga上弱耦合的差分线基本都没有问题,线如果太长的话效果会不太好而已。
市场上卖的fpga some lvds线或hpio bank都是这么搞的,一般做单端问题都不大。
【 在 nlgdczm 的大作中提到: 】
: 那要跑IO能支持的最大的200M呢。。。
--
FROM 101.229.127.*
我说的就是串扰,两根单端 50 的线,如果线间有耦合,差分阻抗就 <100
如果差分阻抗 100,那就是线间无耦合
【 在 HxSailor 的大作中提到: 】
他说的是串扰
【 在 doser 的大作中提到: 】
: 差分 100 单端 50,那就是没有耦合
: 做到差分100单端50。那么当两根单端用时,互相耦合会有多大?各自能跑多高的速率?
--
FROM 59.66.124.*
额 学究上说你说的对,的确是搞不出差分100的两根平行的单端50的线。 但是线间无“耦合”不代表不会串扰,你懂楼主的意思就行了。
【 在 doser 的大作中提到: 】
: 我说的就是串扰,两根单端 50 的线,如果线间有耦合,差分阻抗就 <100
: 如果差分阻抗 100,那就是线间无耦合
: 他说的是串扰
: ...................
--
FROM 101.229.127.*