水木社区手机版
首页
|版面-电路设计与调试(Circuit)|
新版wap站已上线
返回
1/1
|
转到
主题:芯片io如何实现兼容不同的电平标准
1楼
|
nlgdczm
|
2024-01-18 10:39:11
|
展开
看标题以为是说电平转换的;进来一看,原来是说IO的。。。
【 在 smap 的大作中提到: 】
: 比如FPGA hr bank,某个io bank电平标准随着vcco电压的变化而变化,实现原理是啥?
: 发自「今日水木 on ELS-AN00」
--
FROM 58.247.23.*
6楼
|
nlgdczm
|
2024-01-19 10:09:22
|
展开
本青觉着,楼主实际上是想问图里的这种东西。。。这个图是从RK的手册里截的,没各个管脚的说明。盲猜那个VREF才是VCCO。
【 在 PrimeTime 的大作中提到: 】
: 这不是挺正常的么,你vcco给1.8就按照1.8的幅度输出,vcco给2.5就按照2.5的幅度输出输出电路就工作在vcc ...
--
FROM 58.247.23.*
8楼
|
nlgdczm
|
2024-01-19 10:32:54
|
展开
再看了下,有分VDD和DVDD。可能里面的逻辑控制部分用的DVDD,VDD就是VCCIO?
【 在 oBigeyes 的大作中提到: 】
: vref当然不是vccio
: 有些电平标准需要参考vref
:
--
FROM 58.247.23.*
1/1
|
转到
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版