不是DAC的问题
我把DAC禁用了,外面加了两个分压电阻,跟multisim电路一样了
输出还是那样
做了一下测试:
正输入支路,RF6上下、RF5左右三个点,直流电平都是1.65V左右
负输入支路,RF3左右的直流电平是不确定的,
信号强就高,信号弱就低,大概比Vpp/2低一点
好像是交流信号被检波之后确定的工作点
也就是说运放的两个输入INP, INP并没有做到虚短
另外一个问题就是,INM, INP的信号幅度不一样
左边两个隔直电容之前的输入信号幅度差不多,负端大概2.2Vpp,正端大概2.1Vpp
经过CF2 RF2和CF1 RF1之后,在CF3上下两端,RF3左边是1.5Vpp,RF5左边是0.5Vpp
幅度怎么不一样了呢
【 在 PrimeTime (static timing analysis) 的大作中提到: 】
: 你看stm32的datasheet吧,一般这种dac输出运放稳定的范围是<1nF左右
--
FROM 124.64.18.*