实时性要求高的地方,做成硬件加速器,集成在DSP内部,不可以吗?为什么还需要单独的FPGA呢?
【 在 flyingwave 的大作中提到: 】
: 很好理解,基准BBU、RRU或者5g的CU/DU、AAU是采用的软件无线电实现的,其中纯正大量的DSP计算,而且实时性要求很高。纯DSP可以做但实时性并不好,CPU延时更大。FPGA就是编程的硬件电路,而且其中也包含了DSP乘法器,比较适合这类场景。除非算法非常成熟了,各大厂商会自研ASI
: C,否则都是用FPGA来做的
: 发自「今日水木 on iOS」
: ...................
--
FROM 1.90.49.*