赶紧查了一下
The high-performance cores have 192 KB of L1 instruction cache and 128 KB of L1 data cache and share a 12 MB L2 cache; the energy-efficient cores have a 128 KB L1 instruction cache, 64 KB L1 data cache, and a shared 4 MB L2 cache.
L2 从大小和共享来看,完全相当于 x86 家的 L3,但这意思应该还是 L2 的延迟?至于从多核时代起,x86 就没变过的 L1……
【 在 KM7 (楷魔) 的大作中提到: 】
: 苹果M1没有L3,但是L1和L2比起Intel和AMD的大很多
--
FROM 122.59.182.*