刚才又搜了一下,A12/A12X 的 L1 都是 128+128,Arm Cortex-X1 是 64+64,这么看的话,应该是 arm 的 L1 比较容易做大。
只不过 M1 的小核的 i-cache 比人家大核的还大……
【 在 eGust (十年) 的大作中提到: 】
: 赶紧查了一下
: The high-performance cores have 192 KB of L1 instruction cache and 128 KB of L1 data cache and share a 12 MB L2 cache; the energy-efficient cores have a 128 KB L1 instruction cache, 64 KB L1 data cache, and a shared 4 MB L2 cache.
: L2 从大小和共享来看,完全相当于 x86 家的 L3,但这意思应该还是 L2 的延迟?至于从多核时代起,x86 就没变过的 L1……
: ...................
--
FROM 122.59.182.*