- 主题:请教:1秒钟3亿个脉冲的计数,用什么处理器?
用FPGA可以吗?
系统是有7-8路脉冲一起进来,
每一路信号最快1秒钟3亿个脉冲的样子
要求每一路都准确计数并存储。
用啥?
DSP好像不行,一般计数器只有16位
--
FROM 125.120.140.*
不需要搞清楚脉冲宽度的话,可以先分频再计数
【 在 hitmanman 的大作中提到: 】
: 用FPGA可以吗?
: 系统是有7-8路脉冲一起进来,
: 每一路信号最快1秒钟3亿个脉冲的样子
: ...................
--
FROM 111.193.144.*
找个不能丢脉冲
脉冲进来是随机的
最高速度是1秒钟3亿个脉冲
【 在 CyclingLife 的大作中提到: 】
: 不需要搞清楚脉冲宽度的话,可以先分频再计数
:
--
FROM 125.120.140.*
随时的话就没辙了
两个脉冲之间的间隔没法确定,
要求不丢,就意味着系统指标根本定不下来
【 在 hitmanman 的大作中提到: 】
: 找个不能丢脉冲
: 脉冲进来是随机的
: 最高速度是1秒钟3亿个脉冲
: ...................
--
FROM 111.193.144.*
脉冲的最高频率是300M,
计数,
类似于数控机床光栅尺过来的脉冲
【 在 CyclingLife 的大作中提到: 】
: 随时的话就没辙了
: 两个脉冲之间的间隔没法确定,
: 要求不丢,就意味着系统指标根本定不下来
: ...................
--
FROM 125.120.140.*
FPGA可以处理
【 在 hitmanman 的大作中提到: 】
: 用FPGA可以吗?
: 系统是有7-8路脉冲一起进来,
: 每一路信号最快1秒钟3亿个脉冲的样子
: ...................
--
FROM 61.148.102.*
多谢!
【 在 fengyang 的大作中提到: 】
: FPGA可以处理
:
--
FROM 36.19.53.*
fpga内部时钟树最大五六百mhz,io和逻辑单元也差不多,而且还有占空比要求,还要考虑同步。建议在靠近信号源用高速d触发器把脉冲分频,即便情况极端也好处理了。
--
FROM 111.181.3.*
分频不行啊。脉冲要准确计数。脉冲的周期不固定的,最高可能300M的频率
【 在 sxmman 的大作中提到: 】
: fpga内部时钟树最大五六百mhz,io和逻辑单元也差不多,而且还有占空比要求,还要考虑同步。建议在靠近信号源用高速d触发器把脉冲分频,即便情况极端也好处理了。
--
FROM 36.19.53.*
如果只是计数,d触发器反转分频为什么不行?
【 在 hitmanman 的大作中提到: 】
: 分频不行啊。脉冲要准确计数。脉冲的周期不固定的,最高可能300M的频率
--
FROM 111.181.2.*