- 主题:fpga低功耗设计需要做那些工作呢?
现在的7系列fpga,动不动都10几瓦的功耗,温度从xadc看,都100多度了,有什么好的办法降低功耗吗?
编码层面,对功耗降低意义影响大吗?
--来自微水木3.5.2
--
FROM 106.121.68.*
不如从框架上想办法
只要你用到serdes和ddr 功耗都低不了
【 在 kiol 的大作中提到: 】
: 现在的7系列fpga,动不动都10几瓦的功耗,温度从xadc看,都100多度了,有什么好的办法降低功耗吗?
: 编码层面,对功耗降低意义影响大吗?
--
FROM 112.49.83.*
先弄明白为啥要降功耗,以及现有需求、成本预算下对应的最小功耗是多少?
如果有谁告诉你要台式机的性能,手机的功耗,什么都不用想,
直接一个嘴巴抽过去就行了。
【 在 kiol (小米与绿茶) 的大作中提到: 】
: 现在的7系列fpga,动不动都10几瓦的功耗,温度从xadc看,都100多度了,有什么好的办法降低功耗吗?
: 编码层面,对功耗降低意义影响大吗?
: --来自微水木3.5.2
: ...................
--
FROM 111.194.51.*
简单一点,尽量提高编译后的速度,然后降VCCINT电压运行,效果相当明显
--
FROM 171.83.9.*
,1.考虑降功耗是因为当前产品芯片温度太高了,100多度。没法长时间工作哈。
2.请教一下,如何分析现有需求、成本预算下对应的最小功耗是多少呢?
这块没啥概念。
【 在 report 的大作中提到: 】
: 先弄明白为啥要降功耗,以及现有需求、成本预算下对应的最小功耗是多少?
:
: 如果有谁告诉你要台式机的性能,手机的功耗,什么都不用想,
: ...................
--来自微水木3.5.2
--
FROM 106.121.69.*
提高编译后的速度 是指什么呢,能具体点吗?全局时钟速度?
vivado里的功耗分析工具准确率如何呢?
【 在 icfpga 的大作中提到: 】
: 简单一点,尽量提高编译后的速度,然后降VCCINT电压运行,效果相当明显
: --
:
: ...................
--来自微水木3.5.2
--
FROM 106.121.69.*
确实,但这两块现在都避免不了哈,必须得用高速总站和大的存储空间
【 在 roc2007 的大作中提到: 】
: 不如从框架上想办法
: 只要你用到serdes和ddr 功耗都低不了
: 【 在 kiol 的大作中提到: 】
: ...................
--来自微水木3.5.2
--
FROM 106.121.69.*
如果serdes和ddr必须使用,那还是老老实实加散热片和风扇吧。
【 在 kiol 的大作中提到: 】
: ,1.考虑降功耗是因为当前产品芯片温度太高了,100多度。没法长时间工作哈。
: 2.请教一下,如何分析现有需求、成本预算下对应的最小功耗是多少呢?
: 这块没啥概念。
--
FROM 1.202.77.*
加强散热手段啊
【 在 kiol (小米与绿茶) 的大作中提到: 】
: 确实,但这两块现在都避免不了哈,必须得用高速总站和大的存储空间
: --来自微水木3.5.2
--
FROM 203.86.72.*
是啊,关键就是这块,一般从哪里点去增强散热呢,还有 在项目初期,如何评估功耗呢?用那个工具准确率如何呢
【 在 veriloghdl 的大作中提到: 】
: 加强散热手段啊
:
: 【 在 kiol (小米与绿茶) 的大作中提到: 】
: ...................
--来自微水木3.5.2
--
FROM 106.121.69.*