- 主题:哪位朋友用过Stratix IV 这款芯片
哪位朋友用过Stratix IV 这款芯片?有些问题想请教,目前在使用EP4SE360H29I3这款芯片,原路图中的CLK1p,CLL1n,CLK3p,CLL3n,CLK8p,CLL8n,CLK10p,CLL10n都可以作为全局时钟,这种时钟类似Cyclone的输入时钟,我看CLK0p,CLL0n在BANK1下,是不是这个时钟只能在BANK1下作为时钟输入,还有I/O差分输入的问题,封装的标注IO,DIFFIO_RX_B55p,DIFFOUT_B109p和IO,DIFFIO_RX_B55n,DIFFOUT_B109n,这样的差分,是不是可以作为普通的LVDS差分输入和输出,如果定义为SERDES的话,只能作为差分输入?
--
FROM 219.217.235.*
功能比Cyclone系列更强大一些,时钟是全局的,如果是同一个bank,时序会好一些。如果只是一般的差分使用,跑个几百兆的,输入输出都可以,但还是建议还是按照标注的输入输出用。
提前软件里跑一遍为好。
--
FROM 123.123.101.*
麻烦问一下,封装的标注IO,DIFFIO_RX_B55p,DIFFOUT_B109p和IO,DIFFIO_RX_B55n,DIFFOUT_B109n是不是只能作为LVDS的差分输入(我配置成普通的LVDS差分I/O输出提示出错),封装的标注IO,DIFFIO_TX_xxxp是不是只能作为LVDS的差分输出(我配置成普通的LVDS差分I/O输入提示出错),如果直接采用时钟采集这些输入的LVDS差分输入I/O,最大能够采集多大频率,能够采集720Mbps的信号吗?在CLK1p接入时钟,这个时钟可以输入给PLL,是不是这个时钟可以作为全局时钟?
请问一下,朋友是不是以前用过Stratix IV的芯片吗?谢谢!
【 在 guoyu 的大作中提到: 】
: 功能比Cyclone系列更强大一些,时钟是全局的,如果是同一个bank,时序会好一些。如果只是一般的差分使用,跑个几百兆的,输入输出都可以,但还是建议还是按照标注的输入输出用。
: 提前软件里跑一遍为好。
--
FROM 219.217.235.*
Stratix IV芯片的差分IO,传输数据速率最大得查一下数据手册,不同型号、不同BANK可能不一样。配合对应的IP使用。我印象中应该到1Gbps没问题。
--
FROM 123.123.99.*
我们打算使用EP4SE530H35I3这款芯片,由于考虑到采用IP核采集的话,有点麻烦,采集程序打算自己直接用VHDL写,采集720M bps的数据,能行吗?
【 在 guoyu 的大作中提到: 】
: Stratix IV芯片的差分IO,传输数据速率最大得查一下数据手册,不同型号、不同BANK可能不一样。配合对应的IP使用。我印象中应该到1Gbps没问题。
--
FROM 219.217.235.*
得调用一些硬件的模块,IO,PLL,DLL,CDR等芯片内部的硬件电路。简单的LVDS IP应该不需要授权就可以使用。自己写的话,没试过。
【 在 mtwlbh 的大作中提到: 】
: 我们打算使用EP4SE530H35I3这款芯片,由于考虑到采用IP核采集的话,有点麻烦,采集程序打算自己直接用VHDL写,采集720M bps的数据,能行吗?
:
--
FROM 123.123.101.*
我看说明书上写的是最大输入时钟是800M(Up to 16 global clocks and 88 regional clocks optimally routed to meet the maximum performance of 800 MHz),是不是意味着最大I/O是800M,顺便问一下,你手上使用的是Stratix IV 的哪款型号呀?
【 在 guoyu 的大作中提到: 】
: 得调用一些硬件的模块,IO,PLL,DLL,CDR等芯片内部的硬件电路。简单的LVDS IP应该不需要授权就可以使用。自己写的话,没试过。
:
--
FROM 219.217.235.*