水木社区手机版
首页
|版面-可编程器件技术(FPGATech)|
新版wap站已上线
返回
1/1
|
转到
主题:[讨论]ZYNQ LVDS 源同步时钟作为 ASIC 时钟
2楼
|
icfpga
|
2021-03-25 10:34:22
|
展开
我测试过,HP端口输出1.5GHZ的差分时钟,抖动大概在20ps
--
FROM 171.83.6.*
1/1
|
转到
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版