ADC 输入给FPGA信号, 有一个基线,有用的信号是叠加在基线上的, FPGA里要计算有用信号的顶端和基线的差值, 所以现在存在一个求基线的问题, 基线如果用高速ADC 采集下来,做直方图是高斯分布的,高斯分布的中心值应该算作真正的基线, 由于各种噪音和信号的作用, 基线会有低频率的小幅飘动, 但按照我的理解, 即使有噪声和飘动, 只要能准确求出基线高斯分布的中心值,就不会影响系统性能,想请教的问题是, 在fpga里,怎么能快速求出高斯分布的中心值, 注意ADC数据是串行进来。
--
FROM 202.122.36.*