首先反向14nm这种级别是毫无问题的
其次延时问题确实很关键,但也不是说无法解决,因为ISE的时序模型是一个很保守的值,只要仿制的电路延时尽可能的在范围内就行。
至于工艺,代工厂大部分都是睁一只眼闭一只眼,出问题他可以撇得干干净净
【 在 kennyU 的大作中提到: 】
: 您说的那是模拟电路,还有相对简单的数字电路吧。z7的规模已经不小了。
: 我感觉最关键的一点是,FPGA这种芯片的EDA工具要有器件的定时特征参数,否则在布局布线的时候,没法保证设计正确性。你写出来电路,跑不到你想要的速度。
: 现在xilinx都是找台积电代工,就算您拿着抄出来的版图,tsmc也不敢给你投吧。这涉及巨大的法律风险。
: ...................
--
FROM 124.64.18.*