- 主题:Re: 主题:【Sigma delta ADC外包】
【 在 lichen867 的大作中提到: 】
: 过采样率16还不到,感觉还挺难的,国内应该还没有人能做吧。
鄙人不才,可以做到,不过他说得3.5个月,时间太紧张了,兼职时间做不到。
--
FROM 210.13.118.*
【 在 ericking0 的大作中提到: 】
: 这个不是dsm的菜,感觉sar的那些个变种来玩更合适;
不需要SAR,就是dsm。
--
FROM 210.13.118.*
【 在 ericking0 的大作中提到: 】
: 我只是觉得用pipesar之类的开销可能更小;
pipeline功耗太高了,而且精度也达不到,开销也小不,这个速度和精度,用SDM做是最合适的。
--
FROM 210.13.118.*
【 在 QFN 的大作中提到: 】
: 谢谢大家,暂时还没找到接手的版友,继续寻找
:
我已经给你私信了,有兴趣可以联系我。
--
FROM 210.13.118.*
【 在 lichen867 的大作中提到: 】
: 。。这个应用真就是pipeline sar的最合适。dsm的话filter可不好做。
: 不过很期待你能做出来啦,到时候再拜大神
因为速率更高的,OSR接近,信噪比接近的,我已经做过了。所以还是有把握的。,dsm的filter不是很容易做么?
pipeline不适合用在中等速率,功率太高了。
--
FROM 210.13.118.*
【 在 meidierli 的大作中提到: 】
: 他们显然是之前用别人的ds,自己只做了后级滤波器,现在想把modulator捏到自己手里,想直接替换的,所以不会考虑sar。
: 这种snr+osr,最简单就用混合dsadc,3级ds,中间插一个8位sar
:
这种结构做过,不好,8位的sar,然后加一个数字滤波器,对于时序的要求变高了,反而容易导致环路不稳定。实现起来挺吃力的。这里是0.18um的工艺,timming会变得更紧张,可能都满足不了要求。
--
FROM 210.13.118.*
【 在 fireeyes 的大作中提到: 】
: 这种中规中矩吧, 我身边的好多人都能胜任。 问题是时间紧迫。另外价格,知识产权的归属,交付件的细节标准,lz都不愿说。
客观的说,这个指标,功耗给的十分的有余量,但对于普通的SDM结构设计,也没那么容易,但如果把功耗降低,比如2mA甚至1mA级别,一般的SDM结构是满足不了的。
具体看楼主愿意出多少价钱吧,好的IP必然是价格昂贵的。
--
FROM 210.13.118.*
正解,不说清楚,最后一堆扯皮,为了一点钱,累个没完没了,还不如版图外包赚的多。
【 在 fireeyes 的大作中提到: 】
: 你要把交付件细节和标准定清楚,工程师都是保守型性格,没把握不可能会接,愿意接的自然有把握,难不成做咋了还有脸要钱^_^。
: 什么叫质量过关?这是个模糊概念,你不定义清楚交付件的细节标准,没人会接的,扯不清的。 有了交付标准, 价格合适, 才可能有人接。
:
: ...................
--
FROM 210.13.118.*