- 主题:请教一个时钟问题
BGA封装芯片,
主频达到180MHz,
焊接在上位机的socket上,
上位机输入180MHz时钟进入芯片,
则该芯片内部需要振荡器以及PLL么?
还是完全由输入的180MHz时钟驱动即可。
--
FROM 39.144.44.*
最好搞成差分的时钟线,180M还是挺快的,不知道socket和头板的负载怎么样,负载大的话单端输入很难驱动
【 在 kinkinkids 的大作中提到: 】
: BGA封装芯片,
: 主频达到180MHz,
: 焊接在上位机的socket上,
: ...................
--来自微水木3.5.11
--
FROM 222.67.183.*
以本地中的经验来看不是很靠谱,虽然180M不算什么高频
除了驱动强度的问题,外部直接灌入时钟,clk的信号质量很差,如果内部还集成了模拟IP,噪声的影响不可忽视
建议弄个低频时钟进去PLL倍频然后再送到时钟树
实验性质芯片的话可以两种方案都试试
【 在 kinkinkids 的大作中提到: 】
: BGA封装芯片,
: 主频达到180MHz,
: 焊接在上位机的socket上,
: ...................
--
FROM 219.144.184.*
用差分没有问题,mipi,lvds接收端都是差分时钟,500M时钟问题都不大
【 在 eefaquir 的大作中提到: 】
: 以本地中的经验来看不是很靠谱,虽然180M不算什么高频
: 除了驱动强度的问题,外部直接灌入时钟,clk的信号质量很差,如果内部还集成了模拟IP,噪声的影响不可忽视
: 建议弄个低频时钟进去PLL倍频然后再送到时钟树
: ...................
--来自微水木3.5.11
--
修改:renzhq FROM 101.86.123.*
FROM 101.86.123.*