- 主题:芯片io如何实现兼容不同电平标准
比如FPGA hr bank,某个io bank电平标准随着vcco电压的变化而变化,实现原理是啥?
发自「今日水木 on ELS-AN00」
--
FROM 124.64.19.*
开漏输出不就是为了干这事的吗
【 在 smap (行而不缀履践致远) 的大作中提到: 】
: 比如FPGA hr bank,某个io bank电平标准随着vcco电压的变化而变化,实现原理是啥?
:
: 发自「今日水木 on ELS-AN00」
: --
--
FROM 36.18.183.*
问题大部分高速IO都不是开漏的
【 在 mollyc 的大作中提到: 】
: 开漏输出不就是为了干这事的吗
--
FROM 222.65.109.*
那就要靠协议规范了吧
【 在 oBigeyes 的大作中提到: 】
: 问题大部分高速IO都不是开漏的
--
FROM 112.17.170.*
就是说,芯片里面会做电平转换?
【 在 mollyc 的大作中提到: 】
:
: 开漏输出不就是为了干这事的吗
: --
: 发自xsmth (iOS版)
: --
:
发自「今日水木 on ELS-AN00」
--
FROM 120.92.67.*
level shift是常规操作吧
【 在 smap (行而不缀履践致远) 的大作中提到: 】
: 就是说,芯片里面会做电平转换?
: 【 在 mollyc 的大作中提到: 】
: :
: : 开漏输出不就是为了干这事的吗
--
FROM 36.18.183.*
ok, 可以这么理解吗:管子的开启电压在pvt下相差不会太大,随便举个例子,比如在1.8V附近。那3.3V外部信号进入芯片后通过ls(或者叫buffer?)转换成1.8V电平标准,信号再继续往下传递?
【 在 mollyc 的大作中提到: 】
:
: level shift是常规操作吧
: --
: 发自xsmth (iOS版)
: --
:
发自「今日水木 on ELS-AN00」
--
FROM 120.92.67.*
高转低就不需要levelshift了,低转高才需要
【 在 smap 的大作中提到: 】
: ok, 可以这么理解吗:管子的开启电压在pvt下相差不会太大,随便举个例子,比如在1.8V附近。那3.3V外部信号进入芯片后通过ls(或者叫buffer?)转换成1.8V电平标准,信号再继续往下传递?
: 发自「今日水木 on ELS-AN00」
--
FROM 60.12.139.*
不止一套
你看过S家的phy就知道了
那就是俄罗斯套娃,拼命用levelshifter 一层层的套
【 在 smap 的大作中提到: 】
: 就是说,芯片里面会做电平转换?
: 发自「今日水木 on ELS-AN00」
--
FROM 221.218.142.*
是因为栅源极限电压可以做的很高,不用担心被3.3击穿?
【 在 Tianxiadiyi8 的大作中提到: 】
:
: 高转低就不需要levelshift了,低转高才需要
: --
:
发自「今日水木 on ELS-AN00」
--
FROM 120.92.67.*