- 主题:[求助]SOC如何规划职业发展路线
非常感谢指点!
我有个疑惑,如果中小芯片的SOC只是熟悉ip和总线是不是简单了一点,感觉参与项目的人基本都知道每个ip的功能,以及总线。这样的话的确是兼职就可以了,为什么现在市面上好多招SOC工程师,感觉这个能够成为一个独立的职位是不是也是工作比较多,需要专人负责了。
【 在 EmperorPiero 的大作中提到: 】
: 看做大芯片还是小芯片
: 大芯片的SOC岗位确实比较低级,如海思经常让人兼职做,专门做的人一般也就15级,现在一类高校入职都能拿到14-15级了
: 如果是那种数模混合的小芯片,SOC其实就是要做数字部分的整体了
: ...................
--
FROM 113.89.1.*
非常感谢!
您是不是也是做SOC的,感觉你能力也非常强,总结非常到位,是不是已经是资深架构了。
【 在 diploma 的大作中提到: 】
: 我大概捋一下高级soc工程师需要做的工作:
: 1、top 集成,含pad复用,基本的 DFT 规划;
: 2、需要熟悉总线,最好自己能动手去配置总线IP;
: ...................
--
FROM 113.89.1.*
这样啊,怪不得现在好多在招聘的都是小芯片的数字职位。
其中一个和我说,他们的数字做到40%跑路了,现在招人保证9月份tapeout。还说他们的数字是想做大芯片所以跑路的,这家企业9个模拟一个数字。
【 在 EmperorPiero 的大作中提到: 】
: 小芯片,10来平的那种,数字部分的业务模块本来也没啥啊
: 就是为模拟模块做一些后继处理的,花头不多
: 这种小芯片的数字设计其实都是卷活
: ...................
--
FROM 113.89.1.*
嗯嗯,多谢提醒。
没看到后端,应该是外包,所以觉得了解后端多一些,沟通起来可能效率更高。
【 在 korchagin 的大作中提到: 】
: 跟后端肯定是需要沟通的,不过也不要本末倒置了。
--
FROM 113.89.1.*
看样子SOC参与的流程比较长,各个流程都会会参与点。
另外,请问ppa这个SOC还可以怎么干预呢?总感觉在IP设计阶段ppa还可以通过设计改变,集成IP的时候不是很多参数确定了吗。
【 在 xfyhao 的大作中提到: 】
: 无非就是ppa这些,再加上secure,再加上要有点软件思维,懂得芯片怎么用,对齐spec。从前期规划到硅后测试都要参与。
--
FROM 113.89.1.*
看了你的回复,瞬间感觉做IP不香了。
IP参与的流程比SOC少,像后端有的IP设计不怎么接触。不过IP熟悉业务,比如pcie、interlaken、mac、npu啥的,感觉技术更难一点。
【 在 ruiqide 的大作中提到: 】
: SOC做牛逼了,肯定比做IP更有前途,往上的通道也更顺畅些
--
FROM 113.89.1.*
非常感谢!你这么说豁然开朗了,以前总用module的思维看,果然SOC层是看整片深林的。
【 在 diploma 的大作中提到: 】
: 最明显的例子:
: 1、soc层可以通过优化数据流,定义更优的软硬件接口,从而减少system ram容量。
: 2、整个芯片的performance、power,只能在soc层去处理。IP级只对module负责。
: ...................
--
FROM 59.40.8.*
嗯,现在的确对SOC不了解,后续多努力。
现在熟悉业务跳槽应该还好吧,挺多职位的。技术很资深的话,就可以往更高要了。
【 在 ruiqide 的大作中提到: 】
: 更熟悉业务是真的,一个你觉得IP更难那是因为你对SOC的工作了解的少,另一个更熟悉业务意味着跳槽更受限。
--
FROM 59.40.8.*