- 主题:流一个28nm的pll大概需要多少钱?
没疯,世人皆傻
【 在 DrWolfII 的大作中提到: 】
: 你疯了吗
--
FROM 39.144.240.*
人赢呀
--
FROM 112.64.100.*
哈哈哈哈哈,我建议是让他流,让他流。
【 在 lxku 的大作中提到: 】
: 那是个低通滤波器,好不好?
: 你还是混吃混喝一辈子吧,估计也没什么生存压力。
: 你千万不要出来创业,不要投资,不然老爸的骨灰盒都要买不起了。
: ...................
--来自微微水木3.5.17
--
FROM 218.108.210.*
跟其他几家比起来 还没上桌 差距不小
【 在 eggcar (eggcar) 的大作中提到: 】
: IDT的网络时钟市占率还行吧,几大通信设备厂都在用8a3xxxx 如果不是要国产化的话...
:
: 1几年的时候第一次看到这个系列芯片还是相当惊艳的,跟ADI TI的思路相当不一样
:
--
FROM 58.37.244.*
不懂,瞎说一下,看看能不能用FPGA实现,能的话就不用流片了。错了勿怪,支持楼主为了理想做事情。
【 在 artech51 的大作中提到: 】
: 准备股市赚的钱自己去流个片
--
FROM 114.241.197.*
这话有点外行了,高精度时钟里面pll是必备的,而且频率一点都不低,这些时钟芯片都是搭配几个G的高速高精度ADC用的
【 在 lxku 的大作中提到: 】
: 奥拉是做时钟电路,相当于很低频的PLL。
: 一般来讲,都不认为这是PLL,这么低的频率,算什么PLL?
: 他们是从印度买了一个IP回来,估计那个印度人也是从美国偷回来的IP。
--
FROM 39.155.217.*
他们的时钟电路应该不是这种
【 在 beautytree 的大作中提到: 】
: 这话有点外行了,高精度时钟里面pll是必备的,而且频率一点都不低,这些时钟芯片都是搭配几个G的高速高精度ADC用的
--
FROM 114.246.238.*
如果只说流片费
28nm
MPW拼版最少可以做到10万rmb之内
【 在 artech51 的大作中提到: 】
: 准备股市赚的钱自己去流个片
--
FROM 222.128.117.*
有意思
--
FROM 112.32.66.*
显然不是IDT,那几个创始人都是silicon lab出来的
【 在 eggcar 的大作中提到: 】
: aura的技术大概来自IDT的team,这类ADPLL做的最好的就是IDT,利润还是相当高的
:
: aura的核心研发在印度,真正在国内base的可能也就新港海岸?也是idt的人出来的。其他还有几家说是在研发的 大概是黄了
: --
发自「今日水木 on ELS-AN00」
--
FROM 202.108.31.*