cylone iv e系列。
report timing比较恶心,会误导人
最开始我有io输出约束的时候,
显示在io端口,iobuf里产生了最多的延迟
问题是iobuf是最基本的fpga单元了吧?
看走线的跨度也不大,
这还怎么搞?
无意中把io的set-input-delay约束去掉,
才把原来的违约去掉,
但又出现未约束的路径警告。
但好歹没有致命警告了
【 在 StrongLeg 的大作中提到: 】
: 什么型号器件?贴report_timing报告?
:
: #发自zSMTH@TAS-AL00
--
FROM 115.198.95.*