SSC是指展频吗?那个只是用来降低EMI的。PLL能锁住就能用。
跟End point的时钟从哪儿来没有关系。
【 在 Dever (kw) 的大作中提到: 】
: 虽然pcie spec支持异步local时钟模式,但是据我所知,xilinx的integrated pcie基本上不能成功支持异步local时钟,特别是当host是ssc时钟的情况。
: 网上有帖子说,是因为fpga的pll的带宽不够大,锁不住ssc时钟。如果host能够关闭ssc,pcie endpoint这头是或许成功使用local clock的,不过我自己没有试过,之前网上查有说成功的。
--
FROM 120.245.132.*