- 主题:问个小白问题,现在IP都这么成熟,跟搭积木似的,RTL编码做什么
在架构设计好之后,如果没有新的IP要自己做,写RTL的数字工程师是不是就改改IP配置?之后交给验证?
--
FROM 112.65.13.*
对,所以现在验证比设计工资高
--
FROM 101.82.150.*
主要是自己写RTL很难,国内的创业公司都不敢去做这个方向,其实USB4.0,最新的WIFI,苹果M1芯片等都是值得去做的IP,但是国内的创业公司都不愿意去做,而是重复的买IP,然后排队流片
【 在 sun15 的大作中提到: 】
: 在架构设计好之后,如果没有新的IP要自己做,写RTL的数字工程师是不是就改改IP配置?之后交给验证?
--
FROM 222.70.79.*
买来的IP没必要验证的,验证出问题了自己又修改不了
【 在 awuwu 的大作中提到: 】
: 对,所以现在验证比设计工资高
--
FROM 222.70.79.*
就算IP不用验证,你的连线要不要验证了,所谓soc大部分活就是干这个
【 在 yuhangtang 的大作中提到: 】
: 买来的IP没必要验证的,验证出问题了自己又修改不了
--
FROM 101.229.207.*
做这类的公司很多,但是有条件,就是和EDA/生产类公司有所关联
你没这方面背景做这块不是找死
芯耀辉知道不?老板就是synopsys出来的,而且和syn目前是差异化产品
【 在 yuhangtang (yuhangtang) 的大作中提到: 】
: 主要是自己写RTL很难,国内的创业公司都不敢去做这个方向,其实USB4.0,最新的WIFI,苹果M1芯片等都是值得去做的IP,但是国内的创业公司都不愿意去做,而是重复的买IP,然后排队流片
--
FROM 221.231.189.*
芯片设计EDA方面,syn还有什么做不了的,如果syn都做不了,别人怎么生产芯片的
【 在 EmperorPiero 的大作中提到: 】
: 做这类的公司很多,但是有条件,就是和EDA/生产类公司有所关联
: 你没这方面背景做这块不是找死
: 芯耀辉知道不?老板就是synopsys出来的,而且和syn目前是差异化产品
: ...................
--
FROM 222.70.79.*
你再读读
【 在 yuhangtang (yuhangtang) 的大作中提到: 】
: 芯片设计EDA方面,syn还有什么做不了的,如果syn都做不了,别人怎么生产芯片的
--
FROM 221.231.189.*
USB4.0、M1这种大ip,开发的话光用verilog这种rtl语言就行了么?中间会不会有些结点工艺无法用hdl表述
【 在 yuhangtang 的大作中提到: 】
: 主要是自己写RTL很难,国内的创业公司都不敢去做这个方向,其实USB4.0,最新的WIFI,苹果M1芯片等都是值得去做的IP,但是国内的创业公司都不愿意去做,而是重复的买IP,然后排队流片
--
FROM 221.221.28.*
所以分数字和模拟部分啦,应该除了usb的phy,其余的都可以verilog写出来
【 在 leadu 的大作中提到: 】
: USB4.0、M1这种大ip,开发的话光用verilog这种rtl语言就行了么?中间会不会有些结点工艺无法用hdl表述
--
FROM 222.70.79.*