公司介绍:
北京算能科技有限公司是一家新创高科技企业,致力于提供算力服务器芯片,算力服务器与算力云解决方案。创始团队拥有数十年的高性能计算芯片设计与研发经验,已成功实现百亿颗算力芯片的量产及百万台高性能服务器的量产和部署。欢迎有共同价值的伙伴们加入,成为我们为数字化社会增“智”赋“能”的合伙人。
简历投递邮箱:info@sophgo.com
社招岗位:
一.IC设计工程师
职位描述:
1.负责超大规模SOC芯片的设计工作
2.负责IP设计和算法实现
3.负责SOC设计与IP集成任务
4.参与架构设计,参与软硬联合调试
5.辅助DFT设计、芯片测试及量产、验证等
任职要求
1.具有1年以上数字芯片的设计经验
2.熟练掌握Verilog,具有独立设计数字电路模块的能力
3.熟悉IC开发流程, 会使用Spyglass/Lint, DC,PT等EDA工具
4.加分项:具有SOC总线设计经验
5.加分项:具有CPU/DSP设计经验
6.加分项:具有外围高速接口设计经验
7.良好的沟通能力,积极主动,有责任心
二. IC验证工程师
职位描述:
1.负责超大规模SOC芯片的验证工作
2.搭建和维护的验证环境
3.制定验证计划,编写测试向量
4.参与设计讨论,参与软硬联合调试
5.参与FPGA和Palladium的原型验证开发等
任职要求
1.具有1年以上数字芯片的验证经验
2.熟练掌握Verilog, C/C++/SV等语言
3.能独立搭建SoC/IP验证环境
4.加分项:具有FPGA 或Palladium等原型验证经验
5.加分项:具有CPU/DSP验证经验
6.加分项:具有外围高速接口验证经验
7.良好的沟通能力,积极主动,有责任心
实习岗位:
【注意】:邮件主题与简历命名请以“姓名+学历+应聘岗位”命名。
实习项目:拥有量产过CPU和服务器经验的团队在业内凤毛麟角,我司设计研发人员在行业资历和背景中属于尖端行列。你是否想要一个和行业大牛的一同完成RISC-V处理器芯片设计全流程的机会呢?这同时将是一个非常宝贵的学习机会和经验积累哦。算能IC团队诚挚邀请你共同完成这一具有挑战又有意义的工作!
实习时间:每周至少三天,能连续实习三个月以上为佳
一.CPU体系结构研发工程师
职位描述:
1、参与RSIC-V、ARM处理器体系结构的设计和优化
2、对高性能计算系统进行性能分析和调优
3、参与处理器微架构性能评估和设计
任职要求:
1、计算机、电子类专业或软件工程专业;全日制在读本科或硕士;
2、有扎实的计算机系统结构专业知识、成绩优异;
3、能够熟练运用C/C++、Python、Shell等语言,能熟练使用Linux环境;
4、熟悉Verilog、SystemVerilog、Chisel等(至少一种)描述语言
5、动手能力强,有良好的团队合作意识,较强的沟通能力,以及敬业和钻研精神;
6、实习期至少6个月,每周至少三天;
二.处理器工程师(含CPU设计,验证和编译器软件等)
岗位职责:
1.作为核心骨干,参加高端人工智能服务器的处理器核设计;
2.主要工作方向包括:处理器核、微架构设计、RTL实现、验证以及相应的编译器开发工作。
任职要求:
1.计算机和微电子工程专业硕士及以上学历,具有扎实的计算机科学和IC设计理论知识, 要求有以下一项或者多项背景:
a.熟悉处理器结构,包括微处理器、并行处理和高性能计算;
b.熟悉数字电路设计,包括高速电路、低功耗、可测试性和大规模随机验证等;
c.熟悉计算机系统,包括操作系统、虚拟化和编译器等软件系统的开发。
2.成绩优秀, 有良好的团队合作精神;
3.良好的英语阅读、听说能力;
4.有相关领域论文或者其它出版物者为佳。
三.IC设计工程师
职位描述:
1.负责超大规模SOC芯片的设计工作
2.负责IP设计和算法实现
3.负责SOC设计与IP集成任务
4.参与架构设计,参与软硬联合调试
任职要求
1.熟练掌握Verilog,具有独立设计数字电路模块的能力
2.熟悉IC开发流程,
3.良好的沟通能力,积极主动,有责任心
四. IC验证工程师
职位描述:
1.负责超大规模SOC芯片的验证工作
2.制定验证计划,编写测试向量
3.参与设计讨论,参与软硬联合调试
4.参与FPGA和Palladium的原型验证开发等
任职要求
1.熟练掌握Verilog, C/C++/SV等语言
2.能独立搭建SoC/IP验证环境
3.良好的沟通能力,积极主动,有责任心
办公地点:优先北京,其他城市也予以考虑
--
修改:allenaidanny FROM 123.123.36.*
FROM 123.123.36.*