专注IC的猎头 微信:361261541
手上有数十家IC设计公司的职位, 职位包括不限于IC架构/ 数字设计/ 模拟设计/ 数字验证 /芯片验证 /后端 等等各类职位
地点包括北京 上海 深圳 西安 成都 武汉 合肥 无锡等等
如果您有看机会的需求,欢迎问询。
如果您不看机会,也期待能交换联系方式,保持联系。
薪资看经验、面试、职位等因素而定
以下是多家公司的职位,字数受限,无法一一罗列,欢迎问询。
**西安职位:SOC验证工程师 、 IP设计工程师(高级工程师) 、SOC设计工程师 后端设计工程师 IC中端综合/STA工程师 版图工程师 物理层算法 fpga开发、验证leader、基站算法、处理器设计/验证
**合肥职位:设计、验证、综合、后端
***南京:数字设计/经理 、模拟设计工程师/经理、器件工程师、芯片测试、验证leader
以下是西安部分职位:
SOC芯片设计工程师(高级工程师)
岗位职责:
l 承担SOC芯片子系统需求分析、规格制定、架构设计、集成设计
l 承担子系统级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l 子系统交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l 子系统级芯片资料手册编写、芯片测试和技术支持
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历
l 了解SOC数字集成电路或者FPGA逻辑设计全流程相关知识;熟悉逻辑/时序电路的原理和设计;精通verilog语言,会使用EDA设计验证工具;
l 熟悉arm或其他cpu、dsp、AMBA总线、ARM NIC总线、AterisNOC总线之一者优先
l 熟悉芯片时钟复位方案设计优先
l 熟悉PCIE/USB/DDR/Ethernet/CPRI优先
l 有大规模SOC芯片量产经验优先
l 有基带SOC项目经验优先
SOC芯片设计工程师(工程师)
岗位职责:
l 参与SOC芯片需求分析、规格制定、架构设计
l 负责模块级详细设计方案、集成设计、Verilog RTL实现及模块级基本特性验证
l 承担模块级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l 模块交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l 参与负责模块的FPGA测试
l 模块芯片资料手册编写、芯片测试和技术支持
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历
l 了解SOC数字集成电路或者FPGA逻辑设计全流程相关知识;熟悉逻辑/时序电路的原理和设计;精通verilog语言,会使用EDA设计验证工具;
l 熟悉低功耗设计,有良好的代码设计规范
l 熟悉ARM或其他CPU、DSP、AMBA总线、ARM NIC总线、AterisNOC总线之一者优先
l 熟悉芯片时钟复位方案设计优先
l 熟悉PCIE/USB/DDR/Ethernet/CPRI优先
l 有大规模SOC芯片量产经验优先
l 有基带SOC项目经验优先
IP设计工程师(高级工程师)
岗位职责:
l 负责无线通信基带 IP 设计开发,如信道编解码、调制解调、信道估计、信号检测、DFE、发射链路等
l 与算法工程师一起完成相关算法的硬件架构和定点化;
l 完成模块级架构设计,RTL实现以及基本功能的模块级验证工作
l 参与终端/基站系统的架构设计和SOC系统设计
l 参与 FPGA 系统调试、芯片测试方案制定和支持芯片测试工作。
l 从事通信芯片的开发、系统应用、调试等相关工作;
l 承担子系统级预综合、时序优化、面积优化、低功耗规则检查和优化、DFT规则检查等工作
l 子系统交付负责人,承担对验证、后端、顶层集成设计、FPGA验证的交付任务
l 子系统级芯片资料手册编写、芯片测试和技术支持
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历;
l 具有扎实的数字电路理论基础知识,熟悉asic或FPGA开发流程和相关工具使用方法,能熟练使用Verilog hdl进行逻辑电路设计;
l 对无线通信算法有较深的理解,包括不限于4G/5G/IOT等;
l 在数字通信及信号处理方面,如调制解调,时频同步,信道估计,纠错码编解码以及各种数字滤波领域,具有扎实的理论知识和实践经验;
l 有成功设计流片经验者优先
数字芯片验证工程师(高级工程师)
岗位职责:
l 负责SOC、基带芯片子系统及芯片系统验证
l 制定验证策略、研制计划、详细验证方案
l 建立子系统级或芯片级验证环境
l 设计验证用例、验证执行
l 验证完备性等质量管理
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历
l 熟练使用System Verilog ,熟悉UVM验证方法学。
l 熟练使用EDA编译、仿真、debug工具。
l 熟悉脚本编程语言(Perl/Phython/Shell等),能够开发验证自动化效率提升工具
l 熟悉3GPP通信协议、通信算法者优先
l 有通信基带SOC项目经验者优先
l 熟悉CPU、DSP、AMBA总线、ARM NIC总线、Ateris NOC总线之一者优先
l 熟悉芯片时钟复位技术者优先
l 熟悉PCIE/USB/DDR/Ethernet/CPRI技术者优先
l 有SOC项目量产经验者优先
数字芯片验证工程师(工程师)
岗位职责:
l 负责SOC、基带芯片的模块级验证
l 制定验证策略、研制计划、详细验证方案
l 建立模块级验证环境
l 设计验证用例、验证执行
l 验证完备性等质量管理
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历
l 熟练使用System Verilog ,熟悉UVM验证方法学。
l 熟练使用EDA编译、仿真、debug工具。
l 熟悉脚本编程语言(Perl/Phython/Shell等),能够开发验证自动化效率提升工具
l 熟悉CPU、DSP、AMBA总线、ARM NIC总线、Ateris NOC总线之一者优先
l 熟悉芯片时钟复位技术者优先
l 熟悉PCIE/USB/DDR/Ethernet/CPRI技术者优先
l 熟悉3GPP通信协议、通信算法者优先
l 有通信基带SOC项目经验者优先
l 有SOC项目量产经验者优先
FPGA原型验证工程师(高级工程师/工程师)
岗位职责:
l 制定SOC芯片的FPGA原型开发计划;
l 使用FPGA硬件平台,开发FPGA原型验证平台和测试用例;
l 完成从ASIC到FPGA的RTL代码转换、验证和集成工作;
l 完成FPGA配置文件生成,支持FPGA的仿真、调试和问题分析;
l 跟进FPGA原型验证方法学的演进,参与设计完善FPGA设计流程;
l FPGA 的综合、仿真和 debug 环境维护;
l FPGA 时序和面积优化;
l FPGA 版本的验证和发布;
岗位要求:
l 计算机、电子、微电子、通信等相关专业本科或以上学历
l 熟悉FPGA设计与原型验证流程,熟练使用FPGA相关EDA工具;
l 有HAPS平台使用经验者优先;
l 熟悉USB/DDR/PCIe/Ethernet等接口协议者优先;
l 有通信、基带芯片或FPGA产品项目经验者优先;
l 熟悉 Verilog HDL,熟悉数字电路设计者优先
l 熟悉 Xilinx FPGA,有相关开发和调试经验者优先
ASIC高级开发工程师(5G DFE)
职位描述:
作为ASIC开发的关键成员,重点关注数字中频(DIF)、数字预失真(DPD)和削波(CFR)。候选人将对设计策略、设计规范做出贡献,具体如下:
-负责ASIC RTL编码、时序优化、资源优化、低功耗设计、Matlab算法模型Bitture比对。
岗位要求:
1、硕士及以上学历。计算机科学、通信工程或相关专业。
2、5年以上FPGA/ASIC开发经验,通信算法RTL设计经验。熟悉Verilog、SystemVerilog和Linux shell,熟悉FPGA/ASIC开发流程和策略。
3、了解RTL或相关领域的验证,如编写测试计划、测试用例执行、自动回归和结果分析等。
4、对数字信号处理技术有深入的了解。熟悉无线系统架构(UMTS、LTE、5G NR等)。
5、良好的沟通交流能力。
6、积极主动负责的工作态度。
7、良好的团队合作精神,愿意为团队的成功做出贡献
8、能够在研发阶段承受变化和多任务
ASIC高级验证工程师(5G DFE)
职位描述:
作为ASIC开发的关键成员,重点关注数字中频(DIF)、数字预失真(DPD)和削波(CFR)。候选人将对验证策略、验证规范做出贡献,具体如下:
-负责ASIC验证环境的搭建,代码/功能覆盖测试用例的设计
资格
1、硕士及以上学历。计算机科学、通信工程或相关专业。
2、5年以上FPGA/ASIC验证经验,熟悉Verilog、System Verilog和Linux shell,熟悉TCL/Perl/Python脚本语言中的一种。
3、熟悉UVM验证流程和策略,能够搭建UVM验证平台优先考虑。
4、熟悉RTL或相关领域的验证经验,如编写测试计划、测试用例执行、验证环境构建、自动回归模拟和结果收集等。熟悉如何提高RTL代码覆盖率、功能覆盖率、功能覆盖率。
5、对数字信号处理技术有深入的了解。熟悉无线系统架构(UMTS、LTE、5G NR等)。
6、良好的沟通能力。
7、积极主动负责的工作态度。
8、良好的团队合作精神,愿意为团队的成功做出贡献
9、能够在研发阶段承受变化和多任务
--
FROM 59.173.29.*