如果设计是指综合,STA和PR的话,那就create两个时钟,一个4ns, 一个5ns,同时送进去,然后设这两个时钟互为async: "set_clock_groups -async -group clk1 -group clk2". 这样DC, PT和布局布线工具ICC/INNOVUS应该都能同时识别它们,这是数字实现的常规做法
或者如果你能分成两个mode的话,就弄一个时钟,两个SDC, 一个SDC里面4ns周期,另一个SDC里面5ns周期,PR和STA的时候用multi-mode模式,PR时把这两个不同mode的SDC都读进去,工具都能认,这也是常规操作
【 在 Xaoyao 的大作中提到: 】
: 假设有一个逻辑,有两种工作模式,每个模式的critical path不一样长,所以时钟频率
: 也不一样
: 举例:
: ...................
--
修改:SouthTiger07 FROM 49.7.64.*
FROM 114.240.88.*