专注IC的猎头 手上有几十家公司的职位 地点包括各一二线城市 微信:361261541
CPU设计公司 地点 苏州 上海 广州
招聘职位:
CPU微架构设计工程师
CPU设计(没有做过cpu的也可以)
Cpu验证(没有做过cpu的也可以)
STA/Signoff 工程师
模拟电路设计工程师(Diode Bandgap, A/D converter, Charge Pump, Amplifiers, Comparators)
电源与信号完整性工程师
CAD工程师
高速时钟网络物理设计工程师
数字物理设计工程师
DFT工程师
版图工程师
定制化电路设计工程师
memory电路设计工程师
CPU Post-Silicon Validation Engineer
硅后验证工程师
具体JD:
CPU微架构设计工程师
职责:
1、参与高性能POWER架构服务器CPU研发;
2、从事POWER体系结构功能级和时钟级模拟器设计与优化;
3、从事POWER体系结构CPU性能分析与调优;
4、协助CPU软/硬件工程师实现POWER架构CPU芯片研制;
5、负责撰写与本岗位相关的各类技术文档。
要求:
1、具有电子、计算机及相关专业硕士1年以上,本科3年以上CPU微架构研发经验;
2、熟练运用C/C++、Perl/Python/Shell/TCL至少一种、Makefile等脚本语言,具备Linux环境下的编程经验;
3、熟悉CPU体系结构模拟器功能原理;
4、具有CPU体系结构模拟器开发经验者优先;
5、熟悉POWER/ARM/MIPS/DSP/X86/ALPHA等指令集及其微架构者优先;
6、能够流畅书写和阅读英文技术手册;
CPU验证工程师
职责:
1、参与POWER架构CPU的模块级/内核级/芯片级验证;
2、与CPU逻辑设计工程师交互,负责验证方案详细制定与具体实施;
3、负责构建和维护不同级别的验证平台及对应测试用例;
4、负责CPU验证覆盖率模型设计与性能分析;
5、负责CPU回归验证工作;
6、参与基于Emulator/FPGA的功能验证与测试;
7、参与可靠性设计验证和可测性设计验证;
8、撰写相关的验证文档和技术报告。
要求:
1、具有电子、计算机及相关专业硕士1年以上,本科3年以上芯片验证经验;
2、了解计算机体系结构,掌握CPU工作原理;
3、熟悉VHDL、Verilog HDL中至少一种语言;
4、精通C/C++、System Verilog中至少一种语言;
5、精通UVM验证方法学,具有独立构建CPU/SoC/IP仿真验证环境与调试经验;
6、熟悉Linux/Unix操作,精通Python/Perl/Shell/TCL/Makefile中至少一种脚本语言;
7、熟练使用VCS、Incisive、Verdi等EDA工具;
8、熟悉流水线/指令执行/互联总线/PCIe/DDR等功能验证者优先;
9、熟悉POWER/ARM/MIPS/DSP/X86/ALPHA等指令集及其微架构者优先;
10、具有Emulation、FPGA调试经验者优先;
11、具有可靠性设计验证和可测性设计验证经验者优先;
12、能够流畅书写和阅读英文技术手册;
13、良好的团队合作能力,积极向上的工作态度。
CPU设计工程师
职责:
职责:
1、参与公司POWER体系结构CPU的开发;
2、参与微内核或SoC系统硬件电路分析和方案规划;
3、负责关键电路的RTL设计、验证和功耗/性能优化;
4、协助CPU后端工程师完成芯片物理实现、流片与测试;
5、协助CPU验证工程师完成各类验证方案制定和评审;
6、负责撰写与微内核或SoC设计相关的技术文档。
要求:
1、具有电子、计算机及相关专业硕士至少1年、本科至少3年以上芯片设计经验;
2、精通VHDL、Verilog HDL中至少一种语言;
3、熟悉C/C++、System Verilog中至少一种语言;
4、熟悉数字电路设计方法及流程,具有时序优化、低功耗设计等经验;
5、熟悉Linux/Unix操作,精通至少一种脚本语言(如Python/Perl/Shell等);
6、熟练使用VCS、Incisive、Verdi中至少一种EDA工具;
7、熟悉POWER/ARM/MIPS/DSP/X86/ALPHA等指令集及其微架构者优先;
8、熟悉流水线/ALU/浮点计算/指令处理/Load/Store/互联总线/PCIe/DDR等设计者优先;
9、熟悉DFT设计者优先;
10、能够流畅书写和阅读英文技术手册;
STA/Signoff 工程师
职责:
1、 负责STA环境搭建,与定制电路及CAD团队协同制定Timing Signoff标准和流程;
2、制定全芯片时序分析与收敛每个milestone的要求并进行时序质量审核;
3、 编写时序约束,进行多层次时序约束划分与交付;
4、 从事P&R与Signoff环境下的correlation分析。
要求:
1、 微电子、电子、计算机等相关专业硕士及以上学历,5年以上工作经验;
2、 具有FINFET工艺成功流片经验者优先;
3、 具有Hierarchy Design STA经验;
4、 精通SDC约束,有较强的timing budget能力;
5、 熟悉DFT设计,并精通test时序者优先;
6、 熟悉STA signoff工具,如PrimeTime/Tempus等;
7、 熟练掌握Shell/TCL/Perl/Python至少一种脚本语言;
8、 具有晶体管级时序经验者优先;
9、 具有Synthesis/LEC经验者优先。
模拟电路设计工程师
职责:
1. 负责CPU中片内voltage regulation以及power gating的设计和仿真;
2. 负责CPU中digital thermal sensor以及critical path monitor的设计和仿真。
要求:
1. 微电子、固体电子、物理等相关专业本科及硕士以上学历,要求5年以上相关工作经验;
2. 扎实的模拟电路设计基础,具有VRM/LDO,Voltage Sensor模拟电路设计,仿真,测试等实际工作经验;
3.具有Diode Bandgap, A/D converter, Charge Pump, Amplifiers, Comparators设计经验;
4. 具有finfet设计及流片经验者优先;
5. 熟练使用 Cadence、Synopsys 等主流仿真工具,如 Hspice、Spectre、Finesim等;
电源与信号完整性工程师
职责:
1、负责 电源与信号完整性方案设计,为芯片与系统提供有竞争力的成本/性能解决方案;
2、 参与芯片IO PAD、Bump、RDL的选型与设计,封装基板、ball map的设计;
3、 芯片/封装/系统全栈的高速信号质量分析(数模干扰、串扰、反射与信号辐射等)与电源网络分析(IR、EM、电流密度、动态电源纹波噪声等)。
要求:
1、 微电子、电子、计算机等相关专业硕士及以上学历,5年以上工作经验;
2、 具有FINFET工艺成功流片经验者优先;
3、 熟悉芯片封装相关知识,熟悉spice网表及IBIS模型,有示波器、阻抗测试仪、频谱分析仪、逻辑分析仪使用经验者优先;
5、 熟练常用SI/PI分析EDA工具;
6、 具备电磁场理论与信号、电源完整性相关理论知识;
7、熟练掌握Shell/TCL/Perl/Python等脚本语言。"
CAD工程师
职责:
1、 为芯片开发团队提供CAD支持,与EDA Vendor一同解决设计流程与工具整合的问题;
2、 开发基于先进工艺的in-house芯片设计流程,并维护设计与CAD环境,负责library的更新和管理;
3、 跟踪先进工艺与方法学并实现导入。
要求:
1、微电子、电子、计算机等相关专业本科及以上学历,3年以上工作经验;
2、熟悉FINFET工艺及业界EDA芯片设计工具;
3、熟练掌握业界主流的数字物理设计与定制电路开发工具和流程,有多次成功Tape-Out经验;
4、熟练掌握C/C++等编程语言与Shell/TCL/Perl/Python/Skill等脚本语言。"
高速时钟网络物理设计工程师
职责:
1、 负责Chip Level 时钟网络的架构设计与实现;
2、 负责Block Level Clock结构的实现,并整合到P&R流程中;
3、 负责Clock Mesh以及上层Clock Tree的仿真与验证,确保skew、latency、power满足设计指标。
要求:
1、 微电子、电子、计算机等相关专业硕士及以上学历,5年以上工作经验;
2、 具有FINFET工艺成功流片经验者优先;
3、 有丰富的Clock Mesh与H-tree的项目实现经验;
4、 了解Clock Mesh在Chip/Block Level的整个物理实现方法;
5、 熟悉Clock Mesh的仿真及Clock Pin Cap loading的反标方法;
6、拥有晶体管级Spice仿真经验;
7、 熟练并精通Shell/TCL/Perl/Python等脚本语言。"
数字物理设计工程师
职责:
1、与逻辑设计团队一起理解芯片架构与电路结构,完成物理设计全流程。
2、从事物理综合、电源规划、时钟设计、布局布线、时序分析与收敛、IR/EM/Noise 分析、物理验证等工作,完成signoff 要求。"
要求:
1、 微电子、电子、计算机等相关专业本科及以上学历,2年以上工作经验;
2、 具有FINFET工艺成功流片经验者优先;
3、 熟悉SDC约束、P&R flow、STA signoff、physical verification工具;
4、 具有高性能处理器 Hierarchical Design 经验者优先;
4、熟练使用业界EDA工具,有接口IP(DDR/HSS)整合经验者优先;
5、 熟练掌握Shell/TCL/Perl/Python等脚本语言。
DFT工程师
职责:
1. 负责CPU的DFT方案规划、设计实现与验证,包括Scan chain, Memory BIST/Repair, ATPG, Boundary scan等工作;
2. 负责测试向量的产生与验证,并对芯片测试质量负责;
3. 负责ATE测试芯片的Bring-up与错误分析;
4. 协助处理其他团队的DTF相关问题,与CAD团队一起维护DFT设计和验证自动化流程。
要求
1. 硕士及以上;微电子、电子、计算机等相关专业;拥有3年以上DFT经验;拥有大型处理器或SoC经验者优先;
2. 熟悉DFT逻辑设计和验证,并对DFT时钟、复位架构有较深经验;
3. 具有Scan/ATPG、Memory BIST、Boundary Scan、Functional Pattern Generation、ATE调试相关经验者优先;
4. 熟悉DFTTool(如DFTCompiler、TetraMAX、FastScan、TestKompress、DFTMAX、MBISTArchitect;
5. 熟悉高速接口IP(DDR/HSS)与高性能memory定制电路的DFT集成和测试方法;
版图工程师
1、完成定制及模拟电路版图设计、面积优化、验证(DRC、LVS、ERC等)、寄生参数提取等工作;
2、协助定制及模拟电路工程师完成后仿debug、流片等工作。
要求
1、本科及以上学历,微电子、电子、计算机等相关专业;要求1年以上相关工作经验;
2、具有Memory或Stdcell版图设计经验;
3、熟练使用Virtuoso和Calibre等工具;
4、熟悉FinFET工艺,有成功流片经验者优先;
5、熟悉脚本语言perl/skill/tcl/python者优先;
6、工作认真负责,具备良好的团队精神及沟通能力。
定制化电路设计工程师
职责:
1. 负责CPU中标准单元库中时序部分的电路设计和仿真;
2. 负责CPU中clock相关的定制电路的设计和仿真。
要求:
1. 微电子、电子、计算机等相关专业本科及硕士以上学历,要求3年以上相关工作经验;
2. 扎实的模拟电路设计基础,具有标准单元库电路设计,仿真,library characterization,测试等实际工作经验;
3.具有Transistor-level signoff及finfet设计及流片经验者优先;
4. 熟练使用 Cadence、Synopsys 等主流仿真工具,如 Hspice、Spectre、Finesim等;
memory电路设计工程师
1. 从事Regfile,SRAM,CAM等定制化存储电路设计;
2. 包括存储器的bitcell设计,macro的电路设计仿真,library characterization,BIST设计,测试方案设计;
3. 进行芯片测试及电路问题分析,并给出问题解决方案;
4.负责团队管理,培训及指导团队进行memory电路设计;
5. 指导版图工程师进行芯片版图设计及优化。
要求:
1. 微电子、电子、计算机等相关专业本科及硕士以上学历,要求3年以上相关工作经验;
2. 扎实的存储器设计的基础,具有SRAM,Regfile,ROM,CAM等电路设计,仿真,library characterization,测试等实际工作经验;
3.具有Transistor-level signoff及finfet设计及流片经验者优先;
4. 具有多端口定制memory电路设计经验者优先;
5. 熟练使用 Cadence、Synopsys 等主流仿真工具,如 Hspice、Spectre、Finesim等;
CPU Post-Silicon Validation Engineer
硅后验证工程师
1、负责高性能服务器CPU的硅后验证和基于BIOS、系统固件和操作系统级的启动工作。
2、开发硅后验证环境/基础架构(软件、硬件、自动化工具和实验设置)。
3、与架构、设计、验证、固件和系统软件团队协同制定并执行面向Emulator和硅后启动功能的验证测试计划,调试设计实现问题,确保功能和性能符合规范要求。
4、定义并开发针对服务器CPU及其子系统优化的测试套件,如内存控制器、PCIe、SMP互连等。
要求:
1、电子或计算机相关硕士以上学历,3年以上硅后验证经验。
2、熟悉CPU架构和微处理器内核相关知识。
3、熟悉CPU/SoC调试技术和方法。
4、熟悉常用实验设备,包括协议/逻辑分析仪、示波器等。
5、具有丰富的编程/脚本技能(如C/C++、Perl、Python等)。
--
FROM 219.140.141.*