你需要一个clock monitor去实时的检测功能clk的偏差,clk monitor需要有独立的时钟源,防止common cause failure。复位的失效实际很容易可以从功能的失效反应出来,可能上电初始化之后也可以做些自检,来看复位是否生效。我理解功能安全,越宏观越系统的解决方案越简单。你可以参考一些nxp的汽车电子文档,里面有可以参考的地方!另外我不做功能安全好多年,也可能过时了。
【 在 ucom 的大作中提到: 】
: 就是要求fusa的rtl对于模块的clk rst怎么做?一般的逻辑 register可以做复制 ECC 奇偶校验啥的,但是对于时钟复位就没啥头绪,有没有做过fusa design的大佬捞一捞?另外哪里可以找到符合fusa的ip可以参考下一些做法么?
: --
: FROM 116.236.47.*
--来自微微水木3.5.14
--
FROM 117.136.120.*