水木社区手机版
首页
|版面-电路设计与调试(Circuit)|
新版wap站已上线
展开
|
楼主
|
同主题展开
|
溯源
|
返回
上一篇
|
下一篇
|
同主题上篇
|
同主题下篇
主题:Re: 请教,SPI接口ADC,如果时钟输入远低于典型输入时钟范围
redleaves
|
2021-10-14 09:06:41
|
这俩芯片有意思,022保证fSCLK为0.8-3.2MHz,最高典型值为16MHz。
102保证fSCLK为8-16MHz,最低典型值为0.8MHz。
都不能来个痛快的,保证0.8-16MHz。
【 在 AIREE (YY) 的大作中提到: 】
: 您说的都对
: 可我是量产的板子,以前用adc128s022,买不到了,用s102替换,引脚兼容。担心驱动不兼容,所以上来问一下大佬们
--
FROM 124.205.76.*
上一篇
|
下一篇
|
同主题上篇
|
同主题下篇
选择讨论区
首页
|
分区
|
热推
BYR-Team
©
2010.
KBS Dev-Team
©
2011
登录完整版